

# Módulo 2. Entrada/salida

Excepciones/Interrupciones del ARM

# Tipos de Excepciones, Interrupciones



Reset cuando se activa la señal externa de reset del sistema

Undef cuando se intenta ejecutar una instrucción no definida

**SWI** Cuando se ejecuta la instrucción swi (interrupción software)

Cuando se activa la línea de interrupciones externas IRQ

Cuando se activa la línea de interrupciones externas rápidas FIQ

Cuando se realiza la búsqueda (fetch) de una instrucción en una dirección no válida

Cuando se intenta acceder a memoria en una posición no válida, para lectura o escritura de datos

**IRQ** 

FIQ

**Prefetch Abort** 

**Data Abort** 

# Habilitación de Interrupciones



- El procesador puede habilitar o enmascarar las interrupciones mediante su Registro de estado
  - Dos líneas externas de interrupción FIQ y IRQ
  - Enmascaradas mediante los bit F e I del registro de estado (CPSR)
    - F=1 →FIQ deshabilitada/enmascarada
    - I=1 → IRQ deshabilitada/enmascarada



# **Excepciones, Interrupciones**



- Cuando se produce una excepción el procesador
  - Salta automáticamente a estas direcciones (vector de la excepción)
    - Son autovectorizadas
    - IRQy IFQ pueden ser vectorizadas o no vectorizadas
  - Cambia de modo de ejecución

| Prioridad | Excepción               | Modo  | Vector |
|-----------|-------------------------|-------|--------|
| 1         | Reset                   | SVC   | 0x00   |
| 2         | Data Abort              | Abort | 0x10   |
| 3         | FIQ                     | FIQ   | 0x1C   |
| 4         | IRQ                     | IRQ   | 0x18   |
| 6         | Prefetch Abort          | Abort | 0x0C   |
| 7         | Instruccion no definida | Undef | 0x04   |
| 8         | SWI                     | SVC   | 0x08   |

# Modos de ejecución

- Sólo los modos privilegiados permiten escribir en registro de estado (CPSR)
- Para cambiar del modo usr a cualquier otro modo tiene que ocurrir una excepción o usar la instrucción swi

| Modo | del procesador      | Codigo | Uso                                             |
|------|---------------------|--------|-------------------------------------------------|
| usr  |                     | 10000  | Ejecución de código de usuario                  |
| fiq  |                     | 10001  | Servicio de int. rápidas                        |
| irq  |                     | 10010  | Servicio de int. lentas                         |
| svc  |                     | 10011  | Modo protegido para sistema operativo (int. sw) |
| abt  |                     | 10111  | Procesado de fallos de acceso a mem             |
| und  | Modos de excepción  | 11011  | Manejo de instrucc. indefinidas                 |
| sys  | Wiodos de excepción | 11111  | Ejecución de tareas del SO                      |

## **Modos privilegiados**



## Acceso al Registro de Estado



Instrucciones de manejo del Registro de estado:

- Dónde: <psr> = CPSR o SPSR ; [\_campos] = combinación de 'fsxc'
- En modo "user", todos los bits se pueden leer, pero sólo los flags de condición (\_f) se pueden escribir



## Modos de ejecución

### Cada Modo tiene:

- Su propio puntero de pila SP (R13), permite utilizar distintas zonas de memoria para la pila
- Su propio registro LR (R14)
- Su propio registro sombra del registro de estado SPSR (Excepto el de usuario)

|                                                                        |                                                  | _                                              |                                                |                                                |                                                |
|------------------------------------------------------------------------|--------------------------------------------------|------------------------------------------------|------------------------------------------------|------------------------------------------------|------------------------------------------------|
| User & System                                                          | FIQ                                              | IRQ                                            | SVC                                            | Undef                                          | Abort                                          |
| r0<br>r1<br>r2<br>r3<br>r4<br>r5<br>r6<br>r7<br>r8<br>r9<br>r10<br>r11 | User mode r0-r7, r15, and cpsr r8 r9 r10 r11 r12 | User<br>mode<br>r0-r12,<br>r15,<br>and<br>cpsr | User<br>mode<br>r0-r12,<br>r15,<br>and<br>cpsr | User<br>mode<br>r0-r12,<br>r15,<br>and<br>cpsr | User<br>mode<br>r0-r12,<br>r15,<br>and<br>cpsr |
| r13 (sp)                                                               | r13 (sp)                                         | r13 (sp)                                       | r13 (sp)                                       | r13 (sp)                                       | r13 (sp)                                       |
| r14 (lr)                                                               | r14 (lr)                                         | r14 (lr)                                       | r14 (Ir)                                       | r14 (lr)                                       | r14 (lr)                                       |
| r15 (pc)                                                               |                                                  |                                                |                                                |                                                |                                                |
| cpsr                                                                   |                                                  |                                                |                                                |                                                |                                                |
|                                                                        | spsr                                             | spsr                                           | spsr                                           | spsr                                           | spsr                                           |

## Gestión de excepciones



- Cuando ocurre excepción el procesador realiza automáticamente los siguientes pasos:
  - Guarda la dirección de retorno en LR\_<modo>

```
R14_<modo_de_excepción> = dirección de retorno
```

Copia el CPSR en SPSR <modo>

```
SPSR <modo de excepción> = CPSR
```

- Modifican los bits adecuados del CPSR
  - Cambio a estado ARM → CPSR[5] = 0
  - Cambio al modo de excepción → CPSR[4:0] = código del modo de excepción
  - Deshabilitar interrupciones (si procede)

```
CPSR[7] = 1 /* Deshabilitar interrupciones normales (IRQ) */
if <modo_de_excepción> == Reset or FIQ then
    CPSR[6] = 1 /* Deshabilitar interrupciones rápidas */
```

Actualiza el PC con el vector correspondiente

PC = dirección del vector de excepción

## Cómo se calcula la dirección de la RTI

Banco 0: ROM Flash



+ 4\*5

+ 4\*6 <del>---</del>

+ 4\*7 <del>→</del>

0x0C7FFFFF

ISR IRQ

ISR FIQ



excepción

En el caso del Reset

directamente se salta a la

subrutina de RTI

ResetHandler:

0x001FFFFF

## Ejecución de la subrutina HandlerUndef

```
A VALLER HOLD OF THE PARTY OF T
```



# Secuencia de eventos en el tratamiento de una interrupción



1) El programa activa el sistema de interrupciones



5) CPU ejecuta la RTI, durante la cual realiza la operación de E/S

- Para activar el sistema de interrupciones hay que hacer los siguientes pasos:
  - 1.1 Pasar a modo supervisor
  - 1.2 Desde el modo supervisor inicializar la pila (SP) de todos los modos de ejecución privilegiados
  - 1.3 En el controlador de interrupciones deshabilitar todas las interrupciones
  - 1.4 Habilitar las líneas IRQ y FIQ del procesador
  - 1.5 Inicializar la tabla de las direcciones de cada una de las subrutinas de tratamiento de interrupción
  - 1.6 Eliminamos posibles interrupciones pendientes
  - 1.7 Configurar el controlador de interrupciones
  - 1.8 Configurar periféricos que generan interrupciones



### 1.1 Pasar a modo supervisor

- Aprovechamos también para inicializar su pila
- El procesador arranca en modo system (modo privilegiado) por lo que permite usar instrucciones para acceder al CPRS

#### Código para pasar a modo supervisor

```
.equ MODEMASK, 0x1f
                               /* 011111 mascara para trabajar con los bits de modo de CPSR*/
.equ SVCMODE, 0x13
                               /* Código de modo supervisor */
.egu SVCStack, c7ff100
                             /*dirección de comienzo de la pila del modo supervisor*/
mrs r0, cpsr
                                /* R0=CPSR*/
bic r0, r0,#MODEMASK
                              /* R0 and (NOT 0x13) Pone a 0 los bit0 -4 de r0 (bits de modo)*/
orr r1 ,r0,#SVCFMODE
                              /* R1=R0 or (código del modo Undef) */
msr cpsr c, r1
                              /* Escribimos el resultado en el registro de estado,
                      cambiando de éste los bits del campo control */
Idr sp,=SVCStack
                           /* Guardamos en SP la dirección de comienzo de la pila de ese modo*/
```

Nota: recordad que cada modo tiene su registro SP

- A STATE OF THE STA
- 1.2 Desde el modo supervisor inicializar la pila (SP) de todos los modos de ejecución privilegiados
  - Crear una subrutina llamada InitStacks
    - Primero hay que cambiar de modo
      - Es igual que el código para cambiar al modo supervisor
    - Una vez en el modo se inicializa el registro SP con la dirección de comienzo de la pila de ese modo

#### Direcciones donde empieza la pila de cada modo

```
.equ UserStack, 0x0c7ff000

.equ SVCStack, 0x0c7ff100 /* 0x0c7ff000+256 */

.equ UndefStack, 0x0c7ff200 /*0x0c7ff000 +256*2 */

.equ AbortStack, 0x0c7ff300 /*0x0c7ff000 +256*3 */

.equ IRQStack, 0x0c7ff400 /*0x0c7ff000 +256*4 */

.equ FIQStack, 0x0c7ff500 /*0x0c7ff000 +256*5 */
```

## 1.3 En el controlador de interrupciones deshabilitar todas las interrupciones

- Para que mientras estemos en modo supervisor inicializando todo no se atiendan interrupciones
- En el registro de mascara del controlador (INTMSK) poner un 1 en el bit 26
  - También se pueden poner a 1 los bits de todas las líneas de interrupción

```
.equ rINTMSK, 0x1e0000c /*dirección del Registro de máscara de interrupción */

Idr r0, =rINTMSK /*R0= dirección del Registro de máscara de interrupción */

Idr r1, =0x1fffffff /*R1= pone 1 del bit 0-27, nota: son 32 bits porque R1 es de 32 bits */

str r1, [r0]
```

#### **INTMSK**





- 1.4 Habilitar las líneas IRQ y FIQ del procesador
  - Hay que poner un "0" en los bits I y F del registro CPSR
  - Se debe hacer al principio del programa

```
mrs r0,cpsr
bic r0, r0, \#0xC0 @R0 = R0 and (NOT 0xC0)
msr cpsr, r0
```



1.5 Inicializar la tabla de las direcciones de cada una de las subrutinas de tratamiento de interrupción

Banco 6: SDRAM

```
InitISR:
                         /*Subrutina para inicializar las direcciones*/
                                                                               ISR IRQ
                                                                                             Código de la
Idr r0,=ISR IRQ /*R0= dirección de la RTI para tratar la interrupción IRQ */
                                                                                             Rutina para
Idr r1,=HandleIRQ /*R1= dirección donde se va a guardar
                                                                                                 el
                                                                                             tratamiento
                          la dirección de la RTI para la interrupción IRQ */
                                                                                               de la
str r0,[r1]
                                                                                             interrupción
                                                                                                IRQ
                                                                               0x0c7fff00
                                                                                             ISR Reset
     _ISR_STARTADDRESS, 0xc7fff00 /* Banco 6 del mapa de memoria */
.equ
                                                                               0x0c7fff04
                                                                                             ISR Undef
     HandleReset,
                     ISR_STARTADDRESS
.eau
                                                                                             ISR SWI
                                                                               0x0c7fff08
     HandleUndef,
                     ISR STARTADDRESS+4
                                                                                             ISR PAbort
                                                                               0x0c7fff0C
                     ISR STARTADDRESS+4*2
     HandleSWI,
.equ
                                                                                             ISR DAbort
                                                                               0x0c7fff10
     HandlePabort,
                     ISR STARTADDRESS+4*3
.equ
                                                                               0x0c7fff14
     HandleDabort, ISR STARTADDRESS+4*4
.equ
                                                                                             ISR IRQ
                                                                               0x0c7fff18
.equ HandleReserved, ISR STARTADDRESS+4*5
                                                                                             ISR FIQ
                                                                               0x0c7fff1C
.equ HandleIRQ,
                     ISR STARTADDRESS+4*6
                     ISR STARTADDRESS+4*7
.egu HandleFIQ,
```



1.6 Eliminamos posibles interrupciones pendientes

En nuestro caso los pulsadores del puerto G de la GPIO

#### — EXTINTPND

• Como estamos inicializando el controlador. Poner todo a "1" para eliminar las interrupciones pendientes por si se ha producido alguna interrupción indeseada

#### – I\_ISPC y F\_ISPC

 Como estamos inicializando el controlador. Poner todo a "1" para eliminar las interrupciones pendientes por si se ha producido alguna interrupción indeseada

En nuestra práctica 2b lo hacemos en ensamblador (fichero init.S)



## 1.7 Configurar el controlador de interrupciones

- INTCON (Interrupt Control Register)
  - Para configurar
    - Si se habilitan las interrupciones vectorizadas o no
    - Si se habilita la línea IRQ o no
    - Si se habilita la línea FIQ o no
- INTMOD (Interrupt Mode Register)
  - Para activar las líneas de interrupción por IRQ, por FIQ o por ambas
- INTMSK (Interrupt Mask Register)
  - Para habilitar las líneas de interrupción que nos interesen

En nuestra práctica 2b

Configuramos el controlador de interrupciones usando las funciones del fichero intcontroller.c Lo hacemos en el main.c, en la función setup()



- 1.8 Configurar periféricos que generan interrupciones
  - En nuestro caso los pulsadores del puerto G de la GPIO
    - PCONG
      - Configurar los botones para que activar una petición de interrupción por las líneas EINT\* del controlador de interrupciones
    - EXINT
      - Elegir el modo con el que la int. externa se dispara (flanco de subida, bajada ...)
  - Configurar el timer

En la práctica 2b

Configuramos el **puerto G** usando las funciones del fichero **gpio.c**Configuramos el **timer** usando las funciones del fichero **timer.c**Lo hacemos en el **main.c**, en la función **setup()** 

# Secuencia de eventos en el tratamiento de una interrupción





(2)

Cuando se produce una interrupción se pone un 1 en el bit correspondiente del registro I\_ISPR del controlador de interrupciones y se activa la línea IRQ o FIQ según esté configurado el controlador

(3)(4)

Estos pasos los hace automáticamente el procesador, ver la transparencia "Gestión de excepciones"

# Secuencia de eventos en el tratamiento de una interrupción





## 5. CPU ejecuta la RTI



- Interrupciones NO vectorizadas
  - Existe sólo una RTI que se llamaremos irq\_ISR o fiq\_ISR
  - Esta RTI se encargará de:
    - Descubrir que línea de las que entra en el controlador de interrupciones ha interrumpido
      - Hará una encuesta accediendo al registro I\_ISPR del controlador de interrupciones para saber que línea ha sido
    - Llamar a la subrutina de tratamiento del periférico asociado a esa línea
      - Esta subrutina no es propiamente una rutina de tratamiento de interrupción, ya que es invocada desde irq\_ISR, por lo que se programa como una subrutina normal
      - Si es la línea 21 esta subrutina tiene que leer el registro EXTINTPND del puerto G
         del la GPIO para saber quién de los 4 dispositivos que tiene esa línea ha sido

## 5. CPU ejecuta la RTI



#### Interruciones Vectorizadas

- Existe una RTI para cada línea de interrupción que entra en el controlador de interrupciones
- Cada una de estas subrutinas trata específicamente la interrupción del periférico asociado a esa línea
  - Si es la línea 21 tiene que leer el registro EXTINTPND del puerto G del la GPIO para saber quién de los 4 dispositivos que tiene esa línea ha sido

## 5. Estructura de una RTI

#### Esta estructura es sólo para una RTI

- /\* prólogo \*/ push {r0-r10,fp, lr}
- Importante ahora se guardan los registros desde RO
  - Sólo guardar los registros que se usen
- Guardar LR sólo si es NO hoja (llama a otra subrutina)
- Guardar FP sólo si se quiere trabajar con el marco de pila

add fp,sp,#(4\*NumRegistrosApilados-4) @sólo si se va a usar el marco de pila

/\*cuerpo de la rutina \*/

-Si va a llamar a otra subrutina hay que guardar r0-r3 si los va a usar a la vuelta

Borrar el flag de interrupción (bit correspondiente a la línea que acaba de atenderse del registro I ISPC del controlador de interrupciones)

Si ha sido la línea 21, borrar el bit correspondiente del registro EXTINPND antes de borrar el bit de **ISPC** 

/\* epílogo \*/

sub sp,fp, #(4\*NumRegistrosApilados-4)

pop {r0-r10, fp, lr}

@ restauramos contexto y retornamos

Inst retorno de subrutina la vuelta de las RTI es un poco especial, ver siguiente transparencia

## 5. CPU ejecuta la RTI

- Para regresar al punto donde se había interrumpido la ejecución del programa, la rutina de tratamiento de excepción tiene que hacer simultáneamente (de lo contrario el retorno no sería correcto) dos cosas:
  - Restaurar el valor del CPSR a partir del valor guardado en el SPSR\_<modo>
  - Restaurar el PC a partir del LR de cada modo siguiendo las indicaciones de la tabla

| Excepción      | Inst. Retorno                  |  |  |  |
|----------------|--------------------------------|--|--|--|
| Reset          | NA                             |  |  |  |
| Data Abort     | SUES PC, R14_abt, #8           |  |  |  |
| FIQ            | SUES PC, R14_fiq, #4           |  |  |  |
| IRQ            | SUES PC, R14_irq, #4           |  |  |  |
| Prefetch Abort | SUES PC, R14_abt, #4           |  |  |  |
| Undef          | MOVS PC, R14_und               |  |  |  |
| SWI            | MOV <mark>S</mark> PC, R14_svc |  |  |  |

IMPORTANTE
El emsamblador no reconoce el nombre R14\_modo.
Hay que poner R4 o LR

Cuando se utiliza el PC como destino en una instrucción que modifica el registro de estado, el hardware automáticamente restaura el valor de CPSR a partir del valor de SPSR

## Si la RTI se programa en C en vez de en ensamblador

A STATE OF THE STA

- Para implementar las RTI como funciones de C
  - Hay que informar al compilador que no es una función normal sino que la función se utilizará para el tratamiento de una interrupción
    - En gcc esto se consigue del siguiente modo:

```
TYPE puede ser "IRQ", "FIQ",

Tipo nombreRTI( params ) __attribute__((interrupt ( TYPE )));
```

Hay que Inicializar su dirección en la tabla de direcciones de RTIs

```
pIRS_TYPE = (unsigned) nombreRTI;
```

Donde pIRS\_TYPE está previamente definido

```
#define ISR STARTADDRESS 0xc7fff00
#define pISR RESET
                          (*(unsigned *)( ISR STARTADDRESS+0x0))
#define pISR UNDEF
                          (*(unsigned *)( ISR STARTADDRESS+0x4))
#define pISR SWI
                          (*(unsigned *)( ISR STARTADDRESS+0x8))
#define pISR PABORT
                          (*(unsigned *)( ISR STARTADDRESS+0xc))
#define pISR DABORT
                          (*(unsigned *)( ISR STARTADDRESS+0x10))
                          (*(unsigned *)( ISR STARTADDRESS+0x14))
#define pISR RESERVED
#define pISR IRQ
                          (*(unsigned *)( ISR STARTADDRESS+0x18))
#define pISR FIQ
                          (*(unsigned *)( ISR STARTADDRESS+0x1c))
#define pISR TIMERO
                          (*(unsigned *)( ISR STARTADDRESS+0x54))
                          (*(unsigned *)( ISR STARTADDRESS+0x74))
#define pISR EINT4567
```

..

## Si la RTI se programa en C en vez de en ensamblador



- Por ejemplo para la rutina de tratamiento de interrupción irq\_ISR
  - Declarar que es una RTI

```
void irq_ISR( params ) __attribute__((interrupt ( "IRQ" )));
```

Inicializar su dirección en la tabla de direcciones de RTIs

```
#define pISR_IRQ (*(unsigned *)(_ISR_STARTADDRESS+0x18))

pIRS_IRQ = (unsigned) irq_ISR;
```